Цитата(v_mirgorodsky @ Jan 25 2006, 10:52)

H-m-m, на счет первых Циклонов не скажу - не работал, на счет вторых - скажу точно EP2C20F484 и EP2C35F484 полностью совместимы снизу вверх. Там где у EP2C20F484 NC пины там же у EP2C35F484 находятся VCCIO либо VCCINT пины. Аналогичное могу утверждать и о совместимости снизу вверх EP2C5F256 и EP2C8F256. Может быть у первых Циклонов это правило было нарушено

В нашем случае - EP2C(35/50)F672 - 28/14 пар выводов резервируются для совместимости с ..C70..
Цитата(v_mirgorodsky @ Jan 25 2006, 10:52)

Теперь если все же IO попадает на пин питания в старшем семействе. Сконфигурируйте эти пины как входы и не используйте их в дизайне ...
Проблема сквозных токов, например, существует только для выходных каскадов логики? Т.е. если входной сигнал в матрице далее не используется, проблем не будет?
Цитата(v_mirgorodsky @ Jan 25 2006, 10:52)

... либо сконфигурируйте как выход и переведите в третье состояние.
Отключаются ли в матрице физически входные цепи вывода, сконфигурированного как выход?