Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Вопрос про phy ethernet
Форум разработчиков электроники ELECTRONIX.ru > Микроконтроллеры (MCs) > ARM
Granadoespada
Здравствуйте! Есть микроконтроллер и phy KSZ8873 делаю инициализацию пинов
CODE
void eth_gpio_config()
{
GPIO_InitTypeDef GPIO_InitStructure;
RCC_AHB1PeriphClockCmd(RCC_AHB1Periph_GPIOA | RCC_AHB1Periph_GPIOB |
RCC_AHB1Periph_GPIOC, ENABLE);
/* Configure PA2 as alternate function push-pull */
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_2;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
//GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOA, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource2, GPIO_AF_ETH);

/* Configure PC1, PC2 and PC3 as alternate function push-pull */
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_1 | GPIO_Pin_2;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOC, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource1, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource2, GPIO_AF_ETH);

/* Configure PB5, PB8, PB11, PB12 and PB13 as alternate function push-pull */
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_8 | GPIO_Pin_11 |
GPIO_Pin_12 | GPIO_Pin_13;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOB, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource8, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource11, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource12, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource13, GPIO_AF_ETH);
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_0 | GPIO_Pin_1 | GPIO_Pin_3;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
// GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOA, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource0, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource1, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource3, GPIO_AF_ETH);

/* Configure PB10 as input */
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_10;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOB, &GPIO_InitStructure);
// GPIO_ResetBits(GPIOB, GPIO_Pin_10); /* FIXME: fucking workaround */
GPIO_PinAFConfig(GPIOB, GPIO_PinSource10, GPIO_AF_ETH);
/* Configure PC3 as input */
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_3;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOC, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource3, GPIO_AF_ETH);

GPIO_InitStructure.GPIO_Pin = GPIO_Pin_7;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_Init(GPIOA, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource7, GPIO_AF_ETH);

GPIO_InitStructure.GPIO_Pin = GPIO_Pin_4 | GPIO_Pin_5;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOC, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource4, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource5, GPIO_AF_ETH);

GPIO_InitStructure.GPIO_Pin = GPIO_Pin_0 | GPIO_Pin_1;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOB, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource0, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource1, GPIO_AF_ETH);
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_8;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_50MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOA, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource8, GPIO_AF_MCO);
}
дальше идет конфигурация MAC_DMA

CODE
void eth_mac_dma_config()
{
ETH_InitTypeDef ETH_InitStructure;
/* Enable SYSCFG clock */
RCC_APB2PeriphClockCmd(RCC_APB2Periph_SYSCFG, ENABLE);
/* Включение частот ETHERNET */
RCC_AHB1PeriphClockCmd(RCC_AHB1Periph_ETH_MAC | RCC_AHB1Periph_ETH_MAC_Tx |
RCC_AHB1Periph_ETH_MAC_Rx, ENABLE);
/* MII/RMII Media interface selection --------------------------------------*/
SYSCFG_ETH_MediaInterfaceConfig(SYSCFG_ETH_MediaInterface_MII);

RCC_MCO1Config(RCC_MCO1Source_HSE, RCC_MCO1Div_1);
SYSCFG_CompensationCellCmd(ENABLE);



/* Перзагрузка ETHERNET на шине AHB */
ETH_DeInit();

/* Программная перезагрузка */
ETH_SoftwareReset();

/* Ожидание программной перезагрузки */
while(ETH_GetSoftwareResetStatus() == SET);


/* Настройка ETHERNET */
ETH_StructInit(&ETH_InitStructure);

/* Настройка параметров MAC */
ETH_InitStructure.ETH_AutoNegotiation = ETH_AutoNegotiation_Enable;

ETH_InitStructure.ETH_LoopbackMode = ETH_LoopbackMode_Disable;
ETH_InitStructure.ETH_RetryTransmission = ETH_RetryTransmission_Disable;
ETH_InitStructure.ETH_AutomaticPadCRCStrip = ETH_AutomaticPadCRCStrip_Disable;
ETH_InitStructure.ETH_ReceiveAll = ETH_ReceiveAll_Disable;
ETH_InitStructure.ETH_BroadcastFramesReception = ETH_BroadcastFramesReception_Enable;
ETH_InitStructure.ETH_PromiscuousMode = ETH_PromiscuousMode_Disable;
ETH_InitStructure.ETH_MulticastFramesFilter = ETH_MulticastFramesFilter_Perfect;
ETH_InitStructure.ETH_UnicastFramesFilter = ETH_UnicastFramesFilter_Perfect;

ETH_InitStructure.ETH_ChecksumOffload = ETH_ChecksumOffload_Enable;


/* Настройка параметров DMA */
ETH_InitStructure.ETH_DropTCPIPChecksumErrorFrame = ETH_DropTCPIPChecksumErrorFrame_Enable;
ETH_InitStructure.ETH_ReceiveStoreForward = ETH_ReceiveStoreForward_Enable;
ETH_InitStructure.ETH_TransmitStoreForward = ETH_TransmitStoreForward_Enable;
ETH_InitStructure.ETH_Speed = ETH_Speed_100M;
ETH_InitStructure.ETH_ForwardErrorFrames = ETH_ForwardErrorFrames_Disable;
ETH_InitStructure.ETH_ForwardUndersizedGoodFrames = ETH_ForwardUndersizedGoodFrames_Disable;
ETH_InitStructure.ETH_SecondFrameOperate = ETH_SecondFrameOperate_Enable;
ETH_InitStructure.ETH_AddressAlignedBeats = ETH_AddressAlignedBeats_Enable;
ETH_InitStructure.ETH_FixedBurst = ETH_FixedBurst_Enable;
ETH_InitStructure.ETH_RxDMABurstLength = ETH_RxDMABurstLength_32Beat;
ETH_InitStructure.ETH_TxDMABurstLength = ETH_TxDMABurstLength_32Beat;
ETH_InitStructure.ETH_DMAArbitration = ETH_DMAArbitration_RoundRobin_RxTx_2_1;

/* Применение настроек Ethernet */
ETH_Init(&ETH_InitStructure, PHY_ADDRESS);

/* Включение прерываний Ethernet Rx */
ETH_DMAITConfig(ETH_DMA_IT_NIS | ETH_DMA_IT_R, ENABLE);
}
Почему то не может выйти из функции ожидания программной перезагрузки while(ETH_GetSoftwareResetStatus() == SET).
Может кто сможет подсказать что делаю не так?
За ранее спасибо.
scifi
Цитата(Granadoespada @ Sep 5 2016, 15:49) *
Почему то не может выйти из функции ожидания программной перезагрузки while(ETH_GetSoftwareResetStatus() == SET).
Может кто сможет подсказать что делаю не так?

Было такое, когда из PHY в МК не приходил тактирующий сигнал.
Granadoespada
Цитата(scifi @ Sep 5 2016, 13:15) *
Было такое, когда из PHY в МК не приходил тактирующий сигнал.

А тактирующий сигнал должен по MCO приходит?
просто я смотрю с помощью осциллографа и 25 МГц вро де как приходит на физику.
jcxz
А что значит "нерестится"? Икру мечет? smile3046.gif
Obam
Из жизни эмбеддера рыбака: мечет икру (нерестится) ethernet. Соблюдайте тишину, никаких моторок и упаси боже от динамита! (;

UPD: Ну ё-моё опередили!
Granadoespada
Цитата(jcxz @ Sep 5 2016, 13:59) *
А что значит "нерестится"? Икру мечет? smile3046.gif

Нет, не икру мечет. Есть функция программного сброса ethernet ETH_SoftwareReset(), а так же есть цикл который ожидает совершен программный сброс или нет while(ETH_GetSoftwareResetStatus() == SET); и вот из него то и не получается выйти. Работал с другой физикой все выходило и работало.
x893
Путина началась ? Тогда отнерестится.
Granadoespada
Цитата(x893 @ Sep 5 2016, 14:05) *
Путина началась ? Тогда отнерестится.

Это была опечатка, просьба не придераться.
scifi
Цитата(Granadoespada @ Sep 5 2016, 16:21) *
А тактирующий сигнал должен по MCO приходит?
просто я смотрю с помощью осциллографа и 25 МГц вро де как приходит на физику.

Тактирующий сигнал из PHY в МК. А не наоборот. У меня RMII, там он называется REF_CLK и имеет частоту 50 МГц.
Granadoespada
Цитата(scifi @ Sep 5 2016, 14:08) *
Тактирующий сигнал из PHY в МК. А не наоборот. У меня RMII, там он называется REF_CLK и имеет частоту 50 МГц.

а могли бы вы показать пример своей инициализации пинов?
scifi
Цитата(Granadoespada @ Sep 5 2016, 17:29) *
а могли бы вы показать пример своей инициализации пинов?

CODE
// clock for Ethernet PHY
GPIOA->MODER |= GPIO_MODER_MODER8_1; // AF mode, PA8 = MCO1 output

// configure Ethernet signals
GPIOA->AFR[0] |= (11 << (4 * 1))
| (11 << (4 * 2))
| (11 << (4 * 7));
GPIOA->MODER |= GPIO_MODER_MODER1_1
| GPIO_MODER_MODER2_1
| GPIO_MODER_MODER7_1;
GPIOB->AFR[1] |= (11 << (4 * (11 - 8)))
| (11 << (4 * (12 - 8)))
| (11 << (4 * (13 - 8)));
GPIOB->MODER |= GPIO_MODER_MODER11_1
| GPIO_MODER_MODER12_1
| GPIO_MODER_MODER13_1;
GPIOB->OSPEEDR |= GPIO_OSPEEDER_OSPEEDR11_0
| GPIO_OSPEEDER_OSPEEDR12_0
| GPIO_OSPEEDER_OSPEEDR13_0;
GPIOC->AFR[0] |= (11 << (4 * 1))
| (11 << (4 * 4))
| (11 << (4 * 5));
GPIOC->MODER |= GPIO_MODER_MODER1_1
| GPIO_MODER_MODER4_1
| GPIO_MODER_MODER5_1;
Jury093
Цитата(Granadoespada @ Sep 5 2016, 15:49) *
Почему то не может выйти из функции ожидания программной перезагрузки while(ETH_GetSoftwareResetStatus() == SET).
Может кто сможет подсказать что делаю не так?

почитайте для начала Id физики
High = 0x0022
Low = 0x1430

возможно у вас где-то логическая или физическая ошибка вкралась в интерфейс.. прочитаете правильно, тогда будете разбираться с неготовностью по ресету..
Granadoespada
Цитата(Jury093 @ Sep 5 2016, 15:51) *
почитайте для начала Id физики
High = 0x0022
Low = 0x1430

возможно у вас где-то логическая или физическая ошибка вкралась в интерфейс.. прочитаете правильно, тогда будете разбираться с неготовностью по ресету..

А где это найти?
Jury093
Цитата(Granadoespada @ Sep 6 2016, 11:48) *
А где это найти?

как где? в доке на чип конечно.. страница 50
Granadoespada
Цитата(Jury093 @ Sep 6 2016, 08:56) *
как где? в доке на чип конечно.. страница 50

извините за не корректный вопрос. Я имел ввиду а где это в программе может быть использоваться?
iosifk
Цитата(Granadoespada @ Sep 6 2016, 12:14) *
извините за не корректный вопрос. Я имел ввиду а где это в программе может быть использоваться?

Как где? Вы уверены, что пишите и читаете из регистров PHY, а не из "пустого места"? Физический адрес PHY соответствует тому, который задан в программе? Если лень изучать матчасть, то перебирайте адреса PHY до тех пор, пока не найдете требуемое ID. А если не найдете совсем, то значит что-то там померло...
Granadoespada
Цитата(iosifk @ Sep 6 2016, 09:23) *
Как где? Вы уверены, что пишите и читаете из регистров PHY, а не из "пустого места"? Физический адрес PHY соответствует тому, который задан в программе? Если лень изучать матчасть, то перебирайте адреса PHY до тех пор, пока не найдете требуемое ID. А если не найдете совсем, то значит что-то там померло...

Просто я на сколько на данный момент понимаю, как у меня происходит на данный момент работа в моем проекте то получается:
- Сначала идет инициализация GPIO на которых сидит Ethernet;
- Потом идет инициализация eth_mac_dma, где происходит следующее:
RCC_AHB1PeriphClockCmd(RCC_AHB1Periph_ETH_MAC | RCC_AHB1Periph_ETH_MAC_Tx |
RCC_AHB1Periph_ETH_MAC_Rx, ENABLE);
/* Enable SYSCFG clock */
RCC_APB2PeriphClockCmd(RCC_APB2Periph_SYSCFG, ENABLE);
/* MII/RMII Media interface selection --------------------------------------*/
SYSCFG_ETH_MediaInterfaceConfig(SYSCFG_ETH_MediaInterface_MII);
RCC_MCO1Config(RCC_MCO1Source_HSE, RCC_MCO1Div_1);
/* Перзагрузка ETHERNET на шине AHB */
ETH_DeInit();
/* Программная перезагрузка */
ETH_SoftwareReset();
/* Ожидание программной перезагрузки */
while(ETH_GetSoftwareResetStatus() == SET);
и вот на "ожидании программной перезагрузки" у меня и встает программа и крутиться в бесконечном цикле. Я на сколько понимаю у меня до работы с регистрами не доходит или я не правильно понимаю?
iosifk
Цитата(Granadoespada @ Sep 6 2016, 12:35) *
Просто я на сколько на данный момент понимаю, как у меня происходит на данный момент работа в моем проекте то получается:
- Сначала идет инициализация GPIO на которых сидит Ethernet;
- Потом идет инициализация eth_mac_dma, где происходит следующее:
RCC_AHB1PeriphClockCmd(RCC_AHB1Periph_ETH_MAC | RCC_AHB1Periph_ETH_MAC_Tx |
RCC_AHB1Periph_ETH_MAC_Rx, ENABLE);
/* Enable SYSCFG clock */
RCC_APB2PeriphClockCmd(RCC_APB2Periph_SYSCFG, ENABLE);
/* MII/RMII Media interface selection --------------------------------------*/
SYSCFG_ETH_MediaInterfaceConfig(SYSCFG_ETH_MediaInterface_MII);
RCC_MCO1Config(RCC_MCO1Source_HSE, RCC_MCO1Div_1);
/* Перзагрузка ETHERNET на шине AHB */
ETH_DeInit();
/* Программная перезагрузка */
ETH_SoftwareReset();
/* Ожидание программной перезагрузки */
while(ETH_GetSoftwareResetStatus() == SET);
и вот на "ожидании программной перезагрузки" у меня и встает программа и крутиться в бесконечном цикле. Я на сколько понимаю у меня до работы с регистрами не доходит или я не правильно понимаю?

Есть интерфейс MII и есть служебный интерфейс, который не MII. И именно по нему идет запись и чтение регистров PHY.
Тут надо посмотреть описание PHY, найти выводы этого интерфейса и проследить, к каким выводам процессора они подключены. И посмотреть, как зашит адрес PHY. Ну и до кучи, PHY любит длительный сигнал Сброс.... Все это надо проверить.
То, что относится к МАС у Вас сидит в процессоре. Но еще какие-то выводы процессора должны быть задействованы под служебный интерфейс. Поищите их в Вашей инициализации. И если их нет, то как должен произойти "ETH_SoftwareReset();"? Это перезагрузка МАС или PHY? Если PHY то скорее всего это и есть запись в регистры PHY и попытка прочесть оттуда статус...
Granadoespada
Цитата(iosifk @ Sep 6 2016, 10:47) *
Есть интерфейс MII и есть служебный интерфейс, который не MII. И именно по нему идет запись и чтение регистров PHY.
Тут надо посмотреть описание PHY, найти выводы этого интерфейса и проследить, к каким выводам процессора они подключены. И посмотреть, как зашит адрес PHY. Ну и до кучи, PHY любит длительный сигнал Сброс.... Все это надо проверить.
То, что относится к МАС у Вас сидит в процессоре. Но еще какие-то выводы процессора должны быть задействованы под служебный интерфейс. Поищите их в Вашей инициализации. И если их нет, то как должен произойти "ETH_SoftwareReset();"? Это перезагрузка МАС или PHY? Если PHY то скорее всего это и есть запись в регистры PHY и попытка прочесть оттуда статус...

Вот также инициализация пинов
CODE
void eth_gpio_config()
{
GPIO_InitTypeDef GPIO_InitStructure;

/* Enable GPIOs clocks */

RCC_AHB1PeriphClockCmd(RCC_AHB1Periph_GPIOA | RCC_AHB1Periph_GPIOB | RCC_AHB1Periph_GPIOC, ENABLE);

/* Enable SYSCFG clock */

RCC_APB2PeriphClockCmd(RCC_APB2Periph_SYSCFG, ENABLE);

/* Configure MCO (PA8) */

GPIO_InitStructure.GPIO_Pin = GPIO_Pin_8;
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_100MHz;
GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AF;
//GPIO_InitStructure.GPIO_OType = GPIO_OType_PP;
//GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL;
GPIO_Init(GPIOA, &GPIO_InitStructure);
GPIO_SetBits(GPIOA, GPIO_Pin_8);


/* MII/RMII Media interface selection --------------------------------------*/
#ifdef MII_MODE /* Mode MII with STM322xG-EVAL */

/* Output HSE clock (25MHz) on MCO pin (PA8) to clock the PHY */
RCC_MCO1Config(RCC_MCO1Source_HSE, RCC_MCO1Div_1);

SYSCFG_ETH_MediaInterfaceConfig(SYSCFG_ETH_MediaInterface_MII);
#elif defined RMII_MODE /* Mode RMII with STM322xG-EVAL */

SYSCFG_ETH_MediaInterfaceConfig(SYSCFG_ETH_MediaInterface_RMII);
#endif

/* Ethernet pins configuration ************************************************/
/*
ETH_MDIO -------------------------> PA2
ETH_MDC --------------------------> PC1
ETH_MII_CRS ----------------------> PA0
ETH_MII_COL ----------------------> PA3
ETH_MII_RX_ER --------------------> PB10
ETH_MII_RXD2 ---------------------> PC4
ETH_MII_RXD3 ---------------------> PC5
ETH_MII_TX_CLK -------------------> PC3
ETH_MII_TXD2 ---------------------> PC2
ETH_MII_TXD3 ---------------------> PB8
ETH_MII_RX_CLK/ETH_RMII_REF_CLK---> PA1
ETH_MII_RX_DV/ETH_RMII_CRS_DV ----> PA7
ETH_MII_RXD0/ETH_RMII_RXD0 -------> PC4
ETH_MII_RXD1/ETH_RMII_RXD1 -------> PC5
ETH_MII_TX_EN/ETH_RMII_TX_EN -----> PB11
ETH_MII_TXD0/ETH_RMII_TXD0 -------> PB12
ETH_MII_TXD1/ETH_RMII_TXD1 -------> PB13
*/

/* Configure PA0, PA1, PA2, PA3 and PA7 */
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_0 | GPIO_Pin_1 | GPIO_Pin_2 | GPIO_Pin_3 | GPIO_Pin_7;
GPIO_Init(GPIOA, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource0, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource1, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource2, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource3, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOA, GPIO_PinSource7, GPIO_AF_ETH);

/* Configure PB0, PB1, PB8, PB10, PB11, PB12 and PB13 */
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_0 | GPIO_Pin_1 | GPIO_Pin_8 | GPIO_Pin_10 | GPIO_Pin_11 | GPIO_Pin_12 | GPIO_Pin_13;
GPIO_Init(GPIOB, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource0, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource1, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource8, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource10,GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource11,GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource12,GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOB, GPIO_PinSource13,GPIO_AF_ETH);


/* Configure PC1, PC2, PC3, PC4 and PC5 */
GPIO_InitStructure.GPIO_Pin = GPIO_Pin_1 | GPIO_Pin_2 | GPIO_Pin_3 | GPIO_Pin_4 | GPIO_Pin_5;
GPIO_Init(GPIOC, &GPIO_InitStructure);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource1, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource2, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource3, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource4, GPIO_AF_ETH);
GPIO_PinAFConfig(GPIOC, GPIO_PinSource5, GPIO_AF_ETH);
}

Цитата(iosifk @ Sep 6 2016, 10:47) *
Есть интерфейс MII и есть служебный интерфейс, который не MII. И именно по нему идет запись и чтение регистров PHY.
Тут надо посмотреть описание PHY, найти выводы этого интерфейса и проследить, к каким выводам процессора они подключены. И посмотреть, как зашит адрес PHY. Ну и до кучи, PHY любит длительный сигнал Сброс.... Все это надо проверить.
То, что относится к МАС у Вас сидит в процессоре. Но еще какие-то выводы процессора должны быть задействованы под служебный интерфейс. Поищите их в Вашей инициализации. И если их нет, то как должен произойти "ETH_SoftwareReset();"? Это перезагрузка МАС или PHY? Если PHY то скорее всего это и есть запись в регистры PHY и попытка прочесть оттуда статус...

перезагрузка идет MAC на сколько я понимаю. вот код
CODE
@brief Resets all MAC subsystem internal registers and logic.
* @param None
* @retval None
*/
void ETH_SoftwareReset(void)
{
/* Set the SWR bit: resets all MAC subsystem internal registers and logic */
/* After reset all the registers holds their respective reset values */
ETH->DMABMR ^= ETH_DMABMR_SR;
}

/**
* @brief Checks whether the ETHERNET software reset bit is set or not.
* @param None
* @retval The new state of DMA Bus Mode register SR bit (SET or RESET).
*/
FlagStatus ETH_GetSoftwareResetStatus(void)
{

FlagStatus bitstatus = RESET;
if((ETH->DMABMR & ETH_DMABMR_SR) != (uint32_t)RESET)
{
GPIOB->ODR ^= GPIO_Pin_9;
bitstatus = SET;
for(int i = 0; i < 1000000; i++);
}
else
{
GPIOB->ODR ^= GPIO_Pin_9;
bitstatus = RESET;
}
return bitstatus;
}
iosifk
Цитата(Granadoespada @ Sep 6 2016, 13:04) *
Вот также инициализация пинов

Ну мне эти коды ничего не говорят и я в них рыться не буду.
Я знаю, как должен работать PHY. А уж с процессором разбирайтесь сами.
Granadoespada
Цитата(iosifk @ Sep 6 2016, 11:41) *
Ну мне эти коды ничего не говорят и я в них рыться не буду.
Я знаю, как должен работать PHY. А уж с процессором разбирайтесь сами.

Спасибо за помощь.
Jury093
Цитата(Granadoespada @ Sep 6 2016, 13:04) *
GPIOB->ODR ^= GPIO_Pin_9;

я плохо знаком с архитектурой stm32 - у вас этот пин (PB9) инициирован как надо?
IgorKossak
Granadoespada , соблаговолите оформлять код как положено.
Модератор
Granadoespada
Цитата(Jury093 @ Sep 6 2016, 12:13) *
я плохо знаком с архитектурой stm32 - у вас этот пин (PB9) инициирован как надо?

Этот пин относиться к светодиоду он тут не причем.
Integro
Цитата(Granadoespada @ Sep 6 2016, 15:29) *
Этот пин относиться к светодиоду он тут не причем.

Схему бы нам!

Вы пользуете MII или RMII интерфейс?
Granadoespada
Цитата(Integro @ Sep 6 2016, 13:42) *
Схему бы нам!

Вы пользуете MII или RMII интерфейс?

MII, и у меня сразу такой вопрос у меня пин PA1 отвечает за ETH_MII_RX_CLK как на него можно завести частоту 25 МГц?

Цитата(Granadoespada @ Sep 6 2016, 14:16) *
MII, и у меня сразу такой вопрос у меня пин PA1 отвечает за ETH_MII_RX_CLK как на него можно завести частоту 25 МГц?
Схемы пока нет возможности предоставить
scifi
Цитата(iosifk @ Sep 6 2016, 13:41) *
Ну мне эти коды ничего не говорят и я в них рыться не буду.
Я знаю, как должен работать PHY. А уж с процессором разбирайтесь сами.

Путаете человека почём зря. Зачастую PHY совсем не требует настройки, а тут вообще MAC не вышел из сброса, то есть до настройки регистров PHY дело не доходит.
А топикстартеру советую не игнорировать то, что я написал, а взять осциллограф и убедиться, что тактирующий сигнал из PHY в MAC имеет место быть.
Granadoespada
Цитата(scifi @ Sep 6 2016, 14:23) *
Путаете человека почём зря. Зачастую PHY совсем не требует настройки, а тут вообще MAC не вышел из сброса, то есть до настройки регистров PHY дело не доходит.
А топикстартеру советую не игнорировать то, что я написал, а взять осциллограф и убедиться, что тактирующий сигнал из PHY в MAC имеет место быть.

Если я правильно Вас понял то на микроконтроллере пин который отвечает за ETH_MII_RX_CLK(либо как вы говорили ETH_RMII_REF_CLK) должно приходить в моем случае 25МГц (в вашем 50 МГц). Если это так то у меня тактирующий сигнал не приходит. Что нужно сделать что бы он был?
Integro
Цитата(Granadoespada @ Sep 6 2016, 16:22) *
MII, и у меня сразу такой вопрос у меня пин PA1 отвечает за ETH_MII_RX_CLK как на него можно завести частоту 25 МГц?


Как было сказано в начале темы, 25MHz делает PHY.

В коде пользуется дефайн MII_MODE, он обьявлен?
Если схемы нет, проверь еще раз инициализацию пинов, и наличие клоков!!!

UPD: клока на проце нет, вижу. Теперь нужно проверить все напряжения на PHY и клок самого PHY. От чего тактируется PHY?
Granadoespada
Цитата(Integro @ Sep 6 2016, 14:33) *
Как было сказано в начале темы, 25MHz делает PHY.

В коде пользуется дефайн MII_MODE, он обьявлен?
Если схемы нет, проверь еще раз инициализацию пинов, и наличие клоков!!!

А если PHY не делает 25 MHz?
scifi
Цитата(Granadoespada @ Sep 6 2016, 16:29) *
Если это так то у меня тактирующий сигнал не приходит.

У вас, видимо, MII. Но, я думаю, можно смело предположить, что, как и в случае с RMII, MAC из сброса не выйдет.

Цитата(Granadoespada @ Sep 6 2016, 16:29) *
Что нужно сделать что бы он был?

Искать ошибки проектирования и/или брак платы и монтажа.
Integro
Цитата(Granadoespada @ Sep 6 2016, 16:35) *
А если PHY не делает 25 MHz?


Теперь нужно проверить все напряжения на PHY и клок самого PHY. От чего тактируется PHY?
Granadoespada
Цитата(Integro @ Sep 6 2016, 14:43) *
Теперь нужно проверить все напряжения на PHY и клок самого PHY. От чего тактируется PHY?

PHY тактируется от по MCO от микроконтроллера HSE 25MHz
Integro
Цитата(Granadoespada @ Sep 6 2016, 16:50) *
PHY тактируется от по MCO от микроконтроллера HSE 25MHz


и...? Частота в норме?
scifi
Цитата(Integro @ Sep 6 2016, 16:43) *
Теперь нужно проверить все напряжения на PHY и клок самого PHY. От чего тактируется PHY?

Есть тысяча и один способ накосячить. Например, на PHY может быть подан сигнал сброса. Ну и остальные 1000 вариантов laughing.gif
Granadoespada
Цитата(Integro @ Sep 6 2016, 15:07) *
и...? Частота в норме?

Частота в норме. Сигнал сброса буду проверять.
scifi
Цитата(Granadoespada @ Sep 6 2016, 17:11) *
Частота в норме. Сигнал сброса буду проверять.

Кстати, схему кто рисовал? KSZ8873 может работать в разных режимах, там нельзя просто всё бросить в кучу и рассчитывать, что оно заработает. Как бы требуется понимание того, как это работает. Впрочем, это никогда не вредно.
Granadoespada
Цитата(scifi @ Sep 6 2016, 15:17) *
Кстати, схему кто рисовал? KSZ8873 может работать в разных режимах, там нельзя просто всё бросить в кучу и рассчитывать, что оно заработает. Как бы требуется понимание того, как это работает. Впрочем, это никогда не вредно.

Схему делал человек, который в этом разбирается. Он делал связку stm32f103 + KSZ8873. Взяли данное устройство и на том устройстве тактирующий сигнал от PHY приходит скорее всего причина в отсутсвии сигнала от PHY. Сейчас будем выяснять почему он не приходит.
Всем большое спасибо за помощь. Как будет результат то сразу отпишусь.
Integro
Если схема включения уже отлажена, я бы порекомендовал в N-ый раз проверить инициализацию пинов и режим работы (MII\RMII)!
Granadoespada
Цитата(Integro @ Sep 7 2016, 08:05) *
Если схема включения уже отлажена, я бы порекомендовал в N-ый раз проверить инициализацию пинов и режим работы (MII\RMII)!

Вроде заработало! передача осуществляется.
Всем большое спасибо за помощь.
iosifk
Цитата(Granadoespada @ Sep 7 2016, 12:57) *
Вроде заработало! передача осуществляется.
Всем большое спасибо за помощь.

И в чем же дело было?
Granadoespada
Цитата(iosifk @ Sep 7 2016, 11:06) *
И в чем же дело было?

от PHY не приходил тактирующий сигнал на микроконтроллер, из за того что подтянули данный выход PHY к земле.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.