Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Разработка видео платы
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Страницы: 1, 2
alexf
Цитата(Serega Doc @ Dec 20 2004, 23:48)
Ребята не подскажите как лучше всего организовать в 16 битной SDRAM памяти организовать хранение 24 битных изображений.

Спасибо!
wink.gif

С наступающим пятым годом!! smile.gif
*


Приходит в голову BRAM Xilinx. Двухпортовая. Один порт делается 16 бит,
а другой - 24. И организовать FIFO. При таком подходе несложно арбитрировать запись в видеопамять.
NeoN
Смотря с какой стороны "лучше"... Для экономии объема и трансфера памяти - лучше последовательно в адресном пространстве, для доступа со стороны процессора - лучше выравнивать адрес пикселя на 2^n - т.е. использовать 32 бита на пиксель для данного случая. Если контроллер памяти самодельный, можно делать хитрый ремап при записи в память, когда для проца на каждые адресуемые 3 байта добавляется один "мнимый", реально не хранимый в памяти... Хотя, при нынешних ценах на память нафик надо.
Serega Doc
Помогите разобратся почему цифровой автомат МУРА синтезированный в Synplify по коду Грея при увеличении количества состояний с 11 до 15 увеличил скорость работы с 314 до 373 МГц на Cyclon. Объем при этом увеличелся с 11 до 13 лутов

Спасибо.

Ребята с праздником. Чтобы в новом году было побольше энергии. :D
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.