Отлаживаю проект, постепенно вычищая глюки... В общем есть некоторая крейтовая система из одного модуля центрального процессора (МЦП) и до 16 подчиненных ему модулей (МИУ) (Ну это конечно не важно, но просто не люблю расказывать про сферического коня в вакууме). Внутренняя магистраль - последовательный канал на 3.6 МБит (полезных значительно меньше конечно...), наружу Ethernet через W3100. Все модули базируются на lpc2214, внутри крутится FreeRTOS.
Так вот проблема (проблемы в МИУ, в МЦП все пучком):
есть FIQ прерывания взаимоподчиненные: прерывание внешней синхронизации (INT0, по спаду), по которому запускается таймер формирующий циклограмму опроса АЦП (4 прохода таймера) с несколькими прерываниями от самого таймера в каждом проходе + SPI-прерывания завязаны тоже на FIQ (SPI запускается из прерывания таймера). Сделано так, потому что циклограмму надо держать довольно четко, а FIQ просто так я не запрещаю вообще. Все остальное (UART, PWM - на нем крутится таймер операционки) сделано на IRQ. В общем из задачи FreeRTOS по приходу команды на запуск в работу разрешается работа прервания синхронизации и понеслалась... Так вот суть в том, что иногда запуска просто не происходит. Начал копаться - не запускается само прерывание внешней синхронизации. Варианты разрешения этого прерывания пробовал через непосредственное разрешение в VIC и через программирование PINSEL, во втором случае вроде полегче, но до конца глюк не уходит. Куда копать? Если надо - исходные тексты обработчиков завтра выложу.