Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: SDRAM контроллер в EDK
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Системы на ПЛИС - System on a Programmable Chip (SoPC)
AlexanderR
Здравствуйте,

Возник вопрос при попытке написать приложение для Microblaze
для работы с DDR SDRAM. При открытии API Documentation для контроллера
обнаружил следующий текст:

This driver exists only to allow the EDK tools to create a memory test application and to populate xparameters.h with memory range constants. There is no source code.


Правильно ли я понимаю что, для контроллера не определены никакие API функции?
Или это означает, что контроллера особо и нет, а есть только модуль для тестирования
памяти и нужно будет писать свой контроллер?
Doka
чтобы не зависеть от EDK:
http://www.xilinx.com/products/design_reso...aw_dram_ddr.htm
3.14
Ну без EDK-шного контроллера DDR будут только траблы - прийдется "свой" контроллер к OPB шине прикручивать.
По тексту основного вопроса, не думайте что можно будет тайминги DDR програмно крутить, все железно забивается в корке (по крайней мере так было со SDRAM) соответсвенно какой тут может быть драйвер памяти ...
Ну а тестирование ... EDK родит шаблон с функциями тестирования регионов памяти с выводом на терминал, хотите пользуйте хотите нет.
AlexanderR
Цитата(3.14 @ Jan 26 2007, 02:16) *
Ну без EDK-шного контроллера DDR будут только траблы - прийдется "свой" контроллер к OPB шине прикручивать.
По тексту основного вопроса, не думайте что можно будет тайминги DDR програмно крутить, все железно забивается в корке (по крайней мере так было со SDRAM) соответсвенно какой тут может быть драйвер памяти ...
Ну а тестирование ... EDK родит шаблон с функциями тестирования регионов памяти с выводом на терминал, хотите пользуйте хотите нет.


По правде говоря мне нужно будет работать с обычной SDR SDRAM. Спросил за DDR, потому что пробую
просто работу с памятью на Development Kit, а там стоит только DDR.

Я в форуме прочитал, что вы SDR SDRAM использовали. Хотел спросить какая скорость доступна
по OPB при работе с SDRAM? На шине больше ничего сидеть не будет.
3.14
Тут все зависит от количества подключенной периферии, для простых коммерческих спартанов3 лучше ориентироваться на частоты всей системы ~50МГц (такие частоты без особых проблем получаются, например, на под завязку забитого sp3-400). Хотя, одно время, удалось минимальную конфигурацию склепать работающую на 100М.
denisys
Цитата(AlexanderR @ Jan 26 2007, 01:38) *
Я в форуме прочитал, что вы SDR SDRAM использовали. Хотел спросить какая скорость доступна
по OPB при работе с SDRAM? На шине больше ничего сидеть не будет.



Что касается скорости обмена, то в доке на opb_sdram есть временные диаграммы, которые подскажут Вам ответ. Если Вы не будете использовать блочный режим, то на одну операцию чтения у Вас может уходить более 10 слк. Относительно частоты работы: я использовал несколько измененную версию контролера SDRAM из EDK, S3 400 -4, 75% занято, 70 MHz держала нормально.
3.14
Не надо забывать что цифры в доке относятся к наилучшему случаю, как они учтут напряженность трассировочных ресурсов в вашем проекте ...
В добавок, в SDRAM контроллере имеется pipeline опция - удлинит доступ на 1 такт, зато в сложных случаях критические пути контроллера разрежет.
denisys
Цитата(3.14 @ Jan 26 2007, 08:45) *
Не надо забывать что цифры в доке относятся к наилучшему случаю, как они учтут напряженность трассировочных ресурсов в вашем проекте ...
В добавок, в SDRAM контроллере имеется pipeline опция - удлинит доступ на 1 такт, зато в сложных случаях критические пути контроллера разрежет.


Согласен. Отмечу лишь, что следует обратить также внимание и на латентность самой микросхемы памяти.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.