Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Непонятки с PADS Layout
Форум разработчиков электроники ELECTRONIX.ru > Печатные платы (PCB) > Разрабатываем ПП в САПР - PCB development > Mentor PADS
shasik
1. При проверке зазоров в PADS Layout с помощью Verify Design генерятся ошибки. В принципе ничего удивительно нет, но просто если бы указанная в хелпе иерархия правил работала, то по идее ошибок не должно было быть. Т.е. пока не изменишь clearance для default'а генерит ошибки, правила и для класса, и для компонента как-будто не существуют (даже pad-pad clearance компонента со спецправилами не работатют). Возникает вопрос: а зачем они тогда вообще нужны, неужели понты? Или такая особенность Verify Design? Но и динамическая трассировка не доводит цепи из-зи нарушения правил зазоров.

2. Развожу DGND. Топология выбрана minimized. А PADS Layout, как впрочем и в Router упорно выбирают два-три компонента, к которым и подключают все цепи DGND. Например, для двух ног микрухи, стоящих рядом или чере одну, вместо прямого соединения выводит две длинющие цепи через всю плату и цепляется в экрану кварца. Почему? Зачем? Разводишь в ручную, так он не дает соединить эти ноги напрямую, мол нарушение правил. Отключаешь проверку правил -> разводишь -> включаешь проверку -> проверяешь -> все хорошо ошибок нет (по крайней мере здесь). В чем прикол? Такое же получается и для некоторых других цепей. Думал собака зарыта в настройке пинов при создании посадочного места: менял тип на GND, Undef, Load и т.д. - результат тот же. Глюк или я дурак?
fill
Цитата(shasik @ Mar 1 2007, 17:58) *
1. При проверке зазоров в PADS Layout с помощью Verify Design генерятся ошибки. В принципе ничего удивительно нет, но просто если бы указанная в хелпе иерархия правил работала, то по идее ошибок не должно было быть. Т.е. пока не изменишь clearance для default'а генерит ошибки, правила и для класса, и для компонента как-будто не существуют (даже pad-pad clearance компонента со спецправилами не работатют). Возникает вопрос: а зачем они тогда вообще нужны, неужели понты? Или такая особенность Verify Design? Но и динамическая трассировка не доводит цепи из-зи нарушения правил зазоров.

2. Развожу DGND. Топология выбрана minimized. А PADS Layout, как впрочем и в Router упорно выбирают два-три компонента, к которым и подключают все цепи DGND. Например, для двух ног микрухи, стоящих рядом или чере одну, вместо прямого соединения выводит две длинющие цепи через всю плату и цепляется в экрану кварца. Почему? Зачем? Разводишь в ручную, так он не дает соединить эти ноги напрямую, мол нарушение правил. Отключаешь проверку правил -> разводишь -> включаешь проверку -> проверяешь -> все хорошо ошибок нет (по крайней мере здесь). В чем прикол? Такое же получается и для некоторых других цепей. Думал собака зарыта в настройке пинов при создании посадочного места: менял тип на GND, Undef, Load и т.д. - результат тот же. Глюк или я дурак?


1. Зазоры всегда берутся по максимальному значению. Т.е надо ставить не от большего к меньшему, а от меньшего к большему. Default - минимум. Дальше увеличение.
2. Без проекта непонятно, что там наделано (в правилах).
Andreas1
Цитата
2. Без проекта непонятно, что там наделано (в правилах).

Fill, у меня очень похожая картина. PCB импортирую из PCAD, правила только default, периодически не дает в интерактивном режиме подсоединить трассу к паду. Clearance violation, и непонятно почему. Или отключаю DRC, или иногда получается соединить 2 трассы от падов посередине. Где копать???
fill
Цитата(Andreas1 @ Mar 2 2007, 15:59) *
Цитата
2. Без проекта непонятно, что там наделано (в правилах).

Fill, у меня очень похожая картина. PCB импортирую из PCAD, правила только default, периодически не дает в интерактивном режиме подсоединить трассу к паду. Clearance violation, и непонятно почему. Или отключаю DRC, или иногда получается соединить 2 трассы от падов посередине. Где копать???


Плату мне пришлите, с указанием проблемного места, посмотрю и отвечу в чем проблема.
fill@megratec.ru
Andreas1
Цитата
Плату мне пришлите, с указанием проблемного места, посмотрю и отвечу в чем проблема.
fill@megratec.ru

Увы, развел, перебросил обратно в PCAD и прибил. Тогда и мысли не было, что кто-то поможет.
Когда разберетесь с shasik, сообщите в чем было дело, pls. Может у меня в этом было дело, и в следующий раз не буду вас тревожить.
Uree
Цитата(fill @ Mar 2 2007, 14:20) *
1. Зазоры всегда берутся по максимальному значению. Т.е надо ставить не от большего к меньшему, а от меньшего к большему. Default - минимум. Дальше увеличение.


Даже так? А где логика? Не понимаю... Всегда думал, что должно быть наоборот.
fill
Цитата(Uree @ Mar 2 2007, 17:25) *
Цитата(fill @ Mar 2 2007, 14:20) *

1. Зазоры всегда берутся по максимальному значению. Т.е надо ставить не от большего к меньшему, а от меньшего к большему. Default - минимум. Дальше увеличение.


Даже так? А где логика? Не понимаю... Всегда думал, что должно быть наоборот.


Читайте внимательно тренинг по PADS, раздел 5.

в оригинале:

Despite this order of precedence, larger clearance values take priority over smaller
ones. For example, a default clearance of 50 mils would take precedence over a
higher level net clearance of 10 mils.

тоже самое в переводе тренинга:

Вне зависимости от приоритета правила, большие значения зазоров заменяют
меньшие. Например, если по умолчанию задан зазор в 50 mils, а в правиле для
цепей, имеющем высший приоритет, по сравнению с правилом по умолчанию,
указан зазор в 10 mils, то будет использоваться зазор в 50 mils.

Мы же часто исходим из обратного (например в ExpeditionPCB я поступаю так) нормальный зазоры по все плате и только в узких местах (например BGA) уменьшение зазоров.
Uree
Т.е. если в общем плата делается по достаточно большим величинам ширины трасс и зазоров, но в паре мест платы встречаются "тонкие" места(тот же BGA корпус, для которого нужно задать трассы поуже, зазоры поменьше, переходные другого типа...), то мне придется, следуя логике работы с правилами, по умолчанию описать самые "тонкие" места, а потом, для всего оставшегося, индивидуально задать все "покрупнее"?

Цитата
...в правиле для цепей, имеющем высший приоритет


- ведь если он действительно высший, то именно такое правило и должно использоваться? Если не так - то я заблудился в логике вообще, и логике иерархии правил ПАДСа в частностиsmile.gif
fill
Цитата(Uree @ Mar 2 2007, 18:34) *
Т.е. если в общем плата делается по достаточно большим величинам ширины трасс и зазоров, но в паре мест платы встречаются "тонкие" места(тот же BGA корпус, для которого нужно задать трассы поуже, зазоры поменьше, переходные другого типа...), то мне придется, следуя логике работы с правилами, по умолчанию описать самые "тонкие" места, а потом, для всего оставшегося, индивидуально задать все "покрупнее"?


Да получается , что так. Приоритет распространяется на все кроме зазоров.
Uree
DRC пока в нем не пользовал, а вот насчет тго по каким правилам работает - есть наблюдение, но надо проверить и уточнить. Вроде он делал и с "правильной" логикой(все толстое, а в нужных местах тонкое). НО - сейчас утверждать не буду - надо проверить.
shasik
Вылечил следующим образом: с нуля сделал экпорт из PADS Logic (правила задавал здесь) в новый Layout. Заново все расставил, теперь все вроде-бы как и хотелось. Т.е. ничего нового не добавил и не удалил. Все тоже самое. Считаю это просто очень неприятным глюком PADS'а. Как-то не хочется в случае чего начинать все сначала.

По поводу проверки правил в Layout: он, оказывается, учитывает не все правила, некоторые работают только в Router, кажется...
Fellow
Цитата(fill @ Mar 2 2007, 18:37) *
Цитата(Uree @ Mar 2 2007, 18:34) *

Т.е. если в общем плата делается по достаточно большим величинам ширины трасс и зазоров, но в паре мест платы встречаются "тонкие" места(тот же BGA корпус, для которого нужно задать трассы поуже, зазоры поменьше, переходные другого типа...), то мне придется, следуя логике работы с правилами, по умолчанию описать самые "тонкие" места, а потом, для всего оставшегося, индивидуально задать все "покрупнее"?

Да получается , что так. Приоритет распространяется на все кроме зазоров.

Приоритеты, указанные в инструкциях, распространяются и на правила зазоров. Как известно, зазор измеряется для пары элементов. Вот на каждый элемент и действует приоритет иерархии. Если, скажем, на площадку распространяется дефолтное правило, а на трассу правило для ее цепи, то берутся зазоры Pad to Trace из двух таблиц и находится максимум. Так что дефолтное правило одного объекта может перебить правило для цепи другого объекта, если значение зазора в нем больше. Разница с Expedition в том, что там правила всегда задаются для пары объектов, а здесь для каждого. В PADS можно использовать Conditional Rules, чтобы получить примерно ту же картину.

В Layout не поддерживаются правила для Decals & Components, здесь они только задаются для Router.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.