Особого смысла нет, к тому же в учебных целях FPGA удобнее, у CPLD ресурс перезаписей не велик. А если есть FPGA то и CPU на плате не сильно нужен.
Ничуть не меньше чем у того же AVR.
Xilinx дает 10k перезаписей.
Согласен с предыдущими ораторами, целесообразность отладочной платы с МК и плиской на борту не велика. Гораздо удобнее осваивать отдельно МК и отдельно плис. Трудно представить для чего может потребоваться ПЛИСка в комбинации с m32 да еще и жестко разведенная кем-то...