Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: подключение DDRII SDRAM к Spartan-6
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Sergei_Ilchenko
Доброе время суток, уважаемые!
(пишу не я, а мой студент-стажер)
Подскажите чайнику: имеем DDRII SDRAM 512Mb и Spartan-6 FPGA. Надо подключить первое ко второму.
Какие пины куда?
Судя по тому, что совсем конкретных правил я не нашел (да и вообще каких либо), вариантов может быть много.
Но я не понимаю в этом ничего вообще, эта задача - моя первая.
Даташиты смотрел и на оперативку и на плис. Наверно что-то упустил. Если так, то подскажите, пожалуйста, куда и в какой там смотреть.

Заранее весьма благодарен
Victor®
Цитата(Sergei_Ilchenko @ Feb 21 2011, 17:07) *
Доброе время суток, уважаемые!
(пишу не я, а мой студент-стажер)
Подскажите чайнику: имеем DDRII SDRAM 512Mb и Spartan-6 FPGA. Надо подключить первое ко второму.
Какие пины куда?
Судя по тому, что совсем конкретных правил я не нашел (да и вообще каких либо), вариантов может быть много.
Но я не понимаю в этом ничего вообще, эта задача - моя первая.
Даташиты смотрел и на оперативку и на плис. Наверно что-то упустил. Если так, то подскажите, пожалуйста, куда и в какой там смотреть.

Заранее весьма благодарен


Запустите Core Generator и сгенерируйте
ядро контроллера с помощью MIG. Потом смотрите на документацию и сгенеренный код.
Есть там и UCF с распиновкой.
wolfman
В ug385.pdf вроде бы нормально расписано.
DmitryR
А если посмотреть в пинаут - то там просто в названиях ног указано, какие линии памяти они обслуживают.
thehightower
Цитата(DmitryR @ Feb 22 2011, 09:02) *
А если посмотреть в пинаут - то там просто в названиях ног указано, какие линии памяти они обслуживают.

да, точно, указано в названиях прямо явными намеками. Но вот есть рабочая плата, год назад разведенная, так вот как в ней, несообразно этому правилу!
Фрагментик:
изображение

Если что, это я размещал тему, с аккаунта преподавателя.
На следующем скриншоте видно, что я сделал, там хоть и не все окно, но пины поместились все. Сделана наверно половина.
Проверьте, пожалуйста!
что сделал
DmitryR
Цитата(thehightower @ Feb 28 2011, 13:50) *
да, точно, указано в названиях прямо явными намеками. Но вот есть рабочая плата, год назад разведенная, так вот как в ней, несообразно этому правилу!
Фрагментик:
изображение

Судя по всему, там подключена SDRAM и внутри сделан обычный контроллер.

Цитата(thehightower @ Feb 28 2011, 13:50) *
Если что, это я размещал тему, с аккаунта преподавателя.
На следующем скриншоте видно, что я сделал, там хоть и не все окно, но пины поместились все. Сделана наверно половина.
Проверьте, пожалуйста!
что сделал

А DDR-2 так работать не будет.
thehightower
DmitryR, уважаемый, расскажите, почему. Банки разные задействовал?
Чем подробнее, тем лучше. Спасибо.

Если кто-нибудь может посоветовать конкретную литературу для освоения конкретно этого вопроса, то милости прошу sm.gif
DmitryR
Потому, что надо подключить их так, как написано в пинауте. Ну и внутри одного банка, разумеется.
thehightower
Цитата(DmitryR @ Feb 28 2011, 15:48) *
Потому, что надо подключить их так, как написано в пинауте. Ну и внутри одного банка, разумеется.

Ок, спасибо, постараюсь!
Сделаю - размещу и попрошу проверить ещё sm.gif
thehightower
Посмотрите, пожалуйста, теперь:
Image

ой, только порты квадратными должны быть. ну суть положения не меняет)))
thehightower
Нууу....!
Не забывайте про меня!)))
radistka
зравствуйте!

я пытаюсь подключить DDR3 к Spartan6, хочется это смоделировать в программе. С чего начать и как приступить, если напрямую подключать память без MIG?

До этого не работала ни со спартанами, ни с Xilinx ISE Design Suite.
Мур
Цитата(radistka @ Apr 1 2011, 09:28) *
зравствуйте!

я пытаюсь подключить DDR3 к Spartan6, хочется это смоделировать в программе. С чего начать и как приступить, если напрямую подключать память без MIG?

До этого не работала ни со спартанами, ни с Xilinx ISE Design Suite.


Усвойте, что такие подключения возможны строго с определёнными ножками ПЛИС. Их даже менять местами между собой сложно, хоть они и правильно выбраны функционально в IP(имеется ввиду разряды). Разработчику очень сложно находиться в таких рамках. Вот почему для ПЛИС сначала делается проект, а потом печатная плата под него. Методом итераций подбирается приемлемая комбинация распиновки и разводки п\п.
radistka
Я ознакомилась с схемой подключения DDR3 на плате SP605, где данные подключатся напрямую к ПЛИС, а адреса тоже, но с параллельными резисторами, подведенными к питанию. Насколько обязательны эти резисторы в адресной шине, их роль и из каких соображений выбираются?
Мур
Цитата(radistka @ Apr 1 2011, 13:25) *
Я ознакомилась с схемой подключения DDR3 на плате SP605, где данные подключатся напрямую к ПЛИС, а адреса тоже, но с параллельными резисторами, подведенными к питанию. Насколько обязательны эти резисторы в адресной шине, их роль и из каких соображений выбираются?

Так это обязательный элемент при согласовании линий связи. На таких частотах без них беда. Кстати, обратите внимание, что по данным используется подключение к Ref(половинному)питанию(там даже под это специальная микросхема должна стоять), а в ПЛИС эта опора подана на спациальные ножки внутреннего компаратора. У нас когда-то это место прозевали и сроки пришлось сдвигать на 2 мц.
Victor®
Цитата(Мур @ Apr 1 2011, 13:51) *
Так это обязательный элемент при согласовании линий связи. На таких частотах без них беда. Кстати, обратите внимание, что по данным используется подключение к Ref(половинному)питанию(там даже под это специальная микросхема должна стоять), а в ПЛИС эта опора подана на спациальные ножки внутреннего компаратора. У нас когда-то это место прозевали и сроки пришлось сдвигать на 2 мц.


Что-то Вы Vref и Vtt путаете
Мур
Цитата(Victor® @ Apr 5 2011, 11:54) *
Что-то Вы Vref и Vtt путаете

Спасибо! Писал по-памяти... Проект не мой.
Тут главное идея, чтобы не сделать грубую ошибку.
Просто вторые ноги входных компараторов подключены к этой опоре....
Victor®
Цитата(Мур @ Apr 5 2011, 11:59) *
Спасибо! Писал по-памяти... Тут главное идея, чтобы не сделать грубую ошибку.
Просто вторые ноги входных компараторов подключены к этой опоре....


Кстати, много есть дизайнов (от фрискейла знаю как минимум 3 шт.), где нет ни дампинг резисторов, ни терминации
и опора простым делителем сделана. НО, смотрел на разводку - все вылизано, и наверняка промоделировано.
Мур
Цитата(Victor® @ Apr 5 2011, 12:02) *
Кстати, много есть дизайнов (от фрискейла знаю как минимум 3 шт.), где нет ни дампинг резисторов, ни терминации
и опора простым делителем сделана. НО, смотрел на разводку - все вылизано, и наверняка промоделировано.

Ух ты! А народ с демоборда слизал(на всякий случай). Ещё удивлялся, нафига терминаторы городить, когда внутри ПЛИС всё это есть?
В спешке на заводе монтаж сделали полный. Лень было выпаивать... Работает? В продажу, срочно!
Опора простым делителем? Это круто... Зачем тогда специальные мудрёные микросхемы для этого? Точок, считал, приличный, а место ответственное..
Victor®
Цитата(Мур @ Apr 5 2011, 12:12) *
Ух ты! А народ с демоборда слизал(на всякий случай). Ещё удивлялся, нафига терминаторы городить, когда внутри ПЛИС всё это есть?
В спешке на заводе монтаж сделали полный. Лень было выпаивать... Работает? В продажу, срочно!
Опора простым делителем? Это круто... Зачем тогда специальные мудрёные микросхемы для этого? Точок, считал, приличный, а место ответственное..


По Vref нет большого тока.
"Мудреные микросхемы" дают кроме Vref еще и Vtt. По Vtt может быть большое потребление.
Обычно применяют эти микросхемы, когда DDR контроллер даботает на модули памяти. т.е. когда много DDR чипов.
Если DDR память распаяна на плате (и думаю не более 2-х реально), то можно Vtt не использовать, а Vref сделать делителем.
но это необходимо моделировать в HyprLynx, например.
radistka
Спасибо за советы по питанию памяти

уважаемые, спрашиваю вас как чайник в этом вопросе - в случае подключения памяти без MIС я задаю список сигналов входов/выходов, получаю текстовое описание того же самого, куда необходимо добавить логику работы моей DDR3 и после определения Pin location вписать соответствующие пины, чтобы и подключить память напрямую? Или как проделывается непосредственное подключение?

и в случае подключения памяти через MIC как все происходит? после Core Generator'а полученный файл как нужно использовать?
Мур
Цитата(Victor® @ Apr 5 2011, 13:38) *
По Vref нет большого тока."Мудреные микросхемы" дают кроме Vref еще и Vtt.

Естественно.Вход компаратора! Основное назначение имс шина данных... Резисторы к Vtt и подключены.
Цитата(Victor® @ Apr 5 2011, 13:38) *
По Vtt может быть большое потребление.
Обычно применяют эти микросхемы, когда DDR контроллер даботает на модули памяти. т.е. когда много DDR чипов.
Если DDR память распаяна на плате (и думаю не более 2-х реально), то можно Vtt не использовать, а Vref сделать делителем.
но это необходимо моделировать в HyprLynx, например.

По моему Vtt "дышит" синхронно с Vref/ Поправтье меня. Что-то туманно в памяти за давностью...

Цитата
....логику работы моей DDR3


Топик изначально про DDR2!!!!!
Victor®
Цитата(Мур @ Apr 5 2011, 14:06) *
Естественно.Вход компаратора! Основное назначение имс шина данных... Резисторы к Vtt и подключены.

По моему Vtt "дышит" синхронно с Vref/ Поправтье меня. Что-то туманно в памяти за давностью...


Боюсь обмануть - гляньте стандарт или доки на регуляторы. laughing.gif

Цитата(radistka @ Apr 5 2011, 14:03) *
Спасибо за советы по питанию памяти

уважаемые, спрашиваю вас как чайник в этом вопросе - в случае подключения памяти без MIС я задаю список сигналов входов/выходов, получаю текстовое описание того же самого, куда необходимо добавить логику работы моей DDR3 и после определения Pin location вписать соответствующие пины, чтобы и подключить память напрямую? Или как проделывается непосредственное подключение?

и в случае подключения памяти через MIC как все происходит? после Core Generator'а полученный файл как нужно использовать?


"Что-бы задать вопрос - надо знать половину ответа" ©
Совет: поищите на сайте и почитайте документацию Xilinx, сделайте какой-то туториал, посмотрите реф. дизайны на S6,
которые идут с оценочными платами.
Мур
Цитата(Victor® @ Apr 5 2011, 14:26) *
Боюсь обмануть - гляньте стандарт или доки на регуляторы. laughing.gif

Как же, как же
"Если ничего не получается, то прочитайте, наконец инструкцию"

Тут не во мне дело. Это я для любопытствующих, чтобы обратили внимание!
Идеально, для четкой работы компаратора напряжения должны быть строго увязаны.... ИМС это должна делать...
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.