Цитата(Digi @ Apr 8 2011, 17:54)

Плата сейчас предполагается 14 слоев, габариты ограничены. На ней 5 BGA корпусов один из них 484 PIN (ПЛИС) забит под завязку и штук под 20 TSOPов. BGA чипы связаны между собой LVDS интерфейсами. На 484pinовую BGA приходит 40 LVDSных пар. Ну и от каждой BGAшки по 80-100 одиночных цепей. Пока предположили, что толшина платы будет 2,4мм. Только тогда получается во внутренних слоях дифф. 100 Ом.
А насчет выреза я думал. Но что-то много резать придется.
После всех разумных советов предыдущих авторов хочу добавить пару мелочей:
- надо сразу определиться, играет ли важную роль толщина платы, чтобы потом не пришлось все заново пересчитывать.
По моему опыту при 14ти слоях и толщина платы около 1.6 мм получить во внутренних слоях
дифференциальное сопротивление 100 Ом крайне сложно, в лучшем случае при проводниках порядка 80 мкм, что сразу увеличивает цену платы.
- рассмотреть вариант расположение пар друг над другом в разных слоях, тогда площадь выреза в соседних слоях уменьшиться.
Это в случае варианта с вырезами, который предложил Mikle Klinkovsky