Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: xilinx EDK создание мастер ядер
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
rv3dll(lex)
где можно найти информацию по использованию ядер для шины PLB в мастер режиме.?????
rv3dll(lex)
Цитата(RKOB @ Oct 30 2007, 00:07) *


спасибо пойду читать

ещё вопрос - мастер режим позволит писать в память которая висит на EMC контроллере который подключен на PLB?????
RKOB
да... на то он и мастер ;-)
rv3dll(lex)
Цитата(RKOB @ Oct 30 2007, 15:08) *
да... на то он и мастер ;-)


с шиной то разберусь со временем.

попробывал создать ядро с функциями мастера
создаётся всякая фигня

в которой многое не понятно

например зачем нужен ip2ip адрес
ядро вроде должно писать и читать шину а собственно данные там подставить некуда и неоткуда считать

чего я не понимаю?
rv3dll(lex)
никто в ЕДК не работает что-ли?
rv3dll(lex)
мне бы самодельное(не из визарда) маленькое мастер ядро - посмотреть
Дмитрий Мазунин
Посмотрите PLB TFT контроллер из набора ядер к MPMC2.
Это мастер-читатель.
Не вижу причин не пользоваться визардом EDK.
Очень удобная вещь, доводит до регистрового уровня.
С успехом использовали при создании собственных ядер - правда, на OPB, но я думаю идея там одинаковая...
rv3dll(lex)
Цитата(Дмитрий Мазунин @ Nov 20 2007, 12:54) *
Посмотрите PLB TFT контроллер из набора ядер к MPMC2.
Это мастер-читатель.
Не вижу причин не пользоваться визардом EDK.
Очень удобная вещь, доводит до регистрового уровня.
С успехом использовали при создании собственных ядер - правда, на OPB, но я думаю идея там одинаковая...


слейв ядра нет проблем - а вот для мастер совсем забыли про данные
то есть регистры мастера читаются и данные идут в шину, а вот данные которые мастер пишет или читает - про них ничего не указано.
Я начал изучать шину PLB и IPIF но пока идёт туго.

в общем-то задача из ядра писать в память которая стоит через контроллер на шине PLB
Дмитрий Мазунин
Память, в которую Вам надо писать - DDR или BRAM ?
rv3dll(lex)
Цитата(Дмитрий Мазунин @ Nov 22 2007, 13:49) *
Память, в которую Вам надо писать - DDR или BRAM ?



ZBT - стоит через контроллер EMC

а что это принципиально?
Дмитрий Мазунин
Если бы грузили в BRAM - можно было бы по второму порту записывать, без всякой шины.
Ну а в Вашем случае - таки да, разбирайтесь, пишите мастера...

Удачи !
rv3dll(lex)
Цитата(Дмитрий Мазунин @ Nov 23 2007, 13:58) *
Если бы грузили в BRAM - можно было бы по второму порту записывать, без всякой шины.
Ну а в Вашем случае - таки да, разбирайтесь, пишите мастера...

Удачи !


сейчас и так пишу в брам

только её объёма не хватает -да и на проц нагрузка лишняя - так как первым делом он это всё сам переписывает себе в свою память - чтоб мне освободить брам.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.